S912XET256W1MAL NXP
이용할 수 있는
S912XET256W1MAL NXP
• 16비트 CPU12X — 제거된 5개의 퍼지 명령어(MEM, WAV, WAVR, REV, REVW)를 제외하고 MC9S12 명령어 세트와 상위 호환 — 향상된 인덱싱 주소 지정 — PPAGE와 독립적인 대용량 데이터 세그먼트에 대한 액세스 • INT(인터럽트 모듈) — 8개 레벨의 중첩 인터럽트 — 각 인터럽트 레벨에 인터럽트 소스를 유연하게 할당. — 외부 마스크 불가 고우선 순위 인터럽트(XIRQ) — 내부 마스크 불가 고우선 순위 메모리 보호 장치 인터럽트 — 포트 J, H 및 P에서 최대 24개의 핀을 상승 또는 하강 에지 민감 인터럽트로 구성 가능 • EBI (외부 버스 인터페이스) (208 핀 및 144 핀 패키지에서만 사용 가능) — 16K, 1M, 2M 및 최대 4MByte 주소 공간을 선택할 수 있는 최대 4개의 칩 선택 출력 — 각 칩 선택 출력은 다음 중 하나에서 트랜잭션을 완료하도록 구성할 수 있습니다. 두 대기 상태 생성기 중 하나의 시간 초과 또는 EWAIT 신호의 해제 • MMC(모듈 매핑 제어) • DBG(디버그 모듈) — 태그 유형 또는 강제 유형 중단점 요청을 통한 CPU 및/또는 XGATE 버스 모니터링 — 64 x 64비트 순환 추적 버퍼가 흐름 변경 또는 메모리 액세스 정보를 캡처합니다. • BDM(백그라운드 디버그 모드) • MPU(메모리 보호 장치) — 활성 프로그램 작업당 정의 가능한 8개의 주소 영역 — 최소 8바이트의 주소 범위 세분성 — 쓰기 없음 / 아니요 실행 보호 속성 — 액세스 위반 시 마스킹할 수 없는 인터럽트 • XGATE — 프로그래밍 가능한 고성능 I/O 코프로세서 모듈 — CPU 개입 또는 CPU 대기 상태 없이 모든 주변 장치 및 RAM에서 데이터를 전송 — 데이터에 대해 논리, 이동, 산술 및 비트 연산 수행 — HCS12X CPU 신호 전송 완료를 중단할 수 있습니다. — 가능한 모든 하드웨어 모듈에서 트리거 - 우선 순위가 높은 작업을 서비스하기 위한 두 가지 인터럽트 수준 — 하드웨어 스택 포인터 초기화 지원 • OSC_LCP(발진기) — 저전력 루프 제어 4MHz - 16MHz 크리스털을 사용하는 피어스 발진기 — 우수한 잡음 내성 — 2MHz - 40MHz 크리스털을 사용하는 풀 스윙 피어스 옵션 — 일반적인 크리스털의 최적 시동 마진을 위한 크기의 트랜스컨덕턴스 • IPLL(내부 필터링, 주파수 변조 위상 고정 루프 클록 생성)
— 외부 구성 요소 필요 없음 — EMC 방사 감소를 위해 스펙트럼을 확산하는 구성 가능한 옵션(주파수 변조) • CRG(클럭 및 리셋 생성) — COP 워치독 — 실시간 인터럽트 — 클럭 모니터 — 자체 클럭 모드에서 STOP에서 빠른 웨이크업 • 메모리 옵션 — 128K, 256K, 384K, 512K, 768K 및 1M 바이트 플래시 — 2K, 4K 바이트 에뮬레이트 EEPROM — 12K, 16K, 24K, 32K, 48K 및 64K 바이트 RAM • 플래시 일반 기능 — 64개의 데이터 비트와 8개의 증후군 ECC(오류 수정 코드) 비트로 단일 비트 오류 수정 및 이중 오류 감지 가능 — 지우기 섹터 크기 1024바이트 — 자동화된 프로그램 및 지우기 알고리즘 • D-Flash 기능 — 최대 32KB의 D-Flash 메모리와 사용자 액세스를 위한 256바이트 섹터. — EEE 작업을 통해 D-Flash 메모리에 대한 액세스를 제어하는 전용 명령입니다. — 단일 비트 오류 수정 및 읽기 작업 중 단어 내의 이중 비트 오류 감지. — ECC 패리티 비트의 검증 및 생성을 통한 자동화된 프로그램 및 지우기 알고리즘. — 빠른 섹터 지우기 및 워드 프로그램 작동. — 버스트 시퀀스에서 최대 4개의 단어를 프로그래밍할 수 있는 기능 • 에뮬레이트된 EEPROM 기능 — 내부 메모리 컨트롤러를 사용하여 자동 EEE 파일 처리. — 리셋 시 D-Flash 메모리에서 버퍼 RAM으로 유효한 EEE 데이터를 자동으로 전송합니다. — D-플래시 메모리에 프로그래밍하기 위해 남아 있는 미해결 EEE 관련 버퍼 RAM 단어의 수를 모니터링하는 기능. — EEE 작업을 비활성화하고 D-Flash 메모리에 대한 우선 액세스를 허용하는 기능. — 보류 중인 모든 EEE 작업을 취소하고 D-Flash 메모리에 대한 우선 액세스를 허용하는 기능. • 2개의 16채널, 12비트 아날로그-디지털 컨버터 — 8/10/12비트 분해능 — 3μs, 10비트 단일 변환 시간 — 왼쪽/오른쪽, 부호 있는/부호 없는 결과 데이터 — 외부 및 내부 변환 트리거 기능 — 정지 모드에서 변환을 위한 내부 발진기 — 아날로그 비교 > 저전력 모드에서 웨이크 해제 또는 <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— 2 x 32비트, 4 x 16비트 또는 8 x 8비트로 프로그래밍 가능한 유연한 식별자 필터 — Rx, Tx, 오류 및 웨이크업을 위한 4개의 개별 인터럽트 채널 — 저역 통과 필터 웨이크업 기능 — 자체 테스트 작동을 위한 루프백 • ECT(향상된 캡처 타이머) — 입력 캡처 또는 출력 비교를 위한 8 x 16비트 채널 — 8비트 정밀 프리스케일러가 있는 16비트 프리러닝 카운터 — 8비트 정밀 프리스케일러가 있는 16비트 모듈러스 다운 카운터 — 4개의 8비트 또는 2개의 8비트 16비트 펄스 누산기 • TIM(표준 타이머 모듈) — 입력 캡처 또는 출력 비교를 위한 8 x 16비트 채널 — 8비트 정밀 프리스케일러가 있는 16비트 프리러닝 카운터 — 1 x 16비트 펄스 누산기 • PIT(주기적 인터럽트 타이머) — 독립적인 타임아웃 기간이 있는 최대 8개의 타이머 — 1에서 224 버스 클럭 주기 사이에서 선택 가능한 타임아웃 기간 — 타임아웃 인터럽트 및 주변 장치 트리거 • 8개의 PWM(펄스 폭 변조기) 채널 — 8채널 x 8비트 또는 4채널 x 16비트 펄스 폭 변조기 — 채널당 프로그래밍 가능한 주기 및 듀티 사이클 — 중앙 또는 왼쪽 정렬 출력 — 광범위한 주파수에서 프로그래밍 가능한 클럭 선택 로직 — 빠른 비상 차단 입력 • 3개의 SPI(Serial Peripheral Interface Module) — 8비트 또는 16비트 데이터 크기로 구성 가능 • 8개의 SCI(Serial Communication Interface) — 표준 마크/공간 NRZ(Non-Return-to-Zero) 형식 — 펄스 폭을 프로그래밍할 수 있는 선택 가능한 IrDA 1.4 RZI(return-to-zero-inverted) 형식 • 2개 인터 IC 버스(IIC) 모듈 — 멀티 마스터 작동 — 256개의 서로 다른 직렬 클럭 주파수 중 하나에 대해 프로그래밍 가능한 소프트웨어 — 브로드캐스트 모드 지원 — 10비트 주소 지원 • 온칩 전압 레귤레이터 — 밴드갭 레퍼런스가 있는 2개의 병렬 선형 전압 레귤레이터 — 저전압 인터럽트(LVI)가 있는 저전압 감지(LVD) — POR(Power-on Reset) 회로 — 3.3V 및 5V 범위 작동 — 저전압 리셋(LVR)
• 저전력 웨이크업 타이머(API) — Full Stop 모드를 포함한 모든 모드에서 사용 가능 — +-5% 정확도로 트리밍 가능 — 타임아웃 기간은 0.2ms 분해능으로 0.2ms에서 ~13초까지 다양합니다. • 입력/출력 — 최대 152개의 범용 입력/출력(I/O) 핀과 2개의 입력 전용 핀 — 모든 입력 핀에서 히스테리시스 및 구성 가능한 풀업/풀다운 장치 — 모든 출력 핀에서 구성 가능한 구동 강도 • 패키지 옵션 — 208핀 MAPBGA — 144핀 로우 프로파일 쿼드 플랫 팩(LQFP) — 112핀 로우 프로파일 쿼드 플랫 팩(LQFP) — 80핀 쿼드 플랫 팩(QFP) • 최대 CPU 버스 주파수 50MHz, 최대 XGATE 버스 주파수 100MHz
• 16비트 CPU12X — 제거된 5개의 퍼지 명령어(MEM, WAV, WAVR, REV, REVW)를 제외하고 MC9S12 명령어 세트와 상위 호환 — 향상된 인덱싱 주소 지정 — PPAGE와 독립적인 대용량 데이터 세그먼트에 대한 액세스 • INT(인터럽트 모듈) — 8개 레벨의 중첩 인터럽트 — 각 인터럽트 레벨에 인터럽트 소스를 유연하게 할당. — 외부 마스크 불가 고우선 순위 인터럽트(XIRQ) — 내부 마스크 불가 고우선 순위 메모리 보호 장치 인터럽트 — 포트 J, H 및 P에서 최대 24개의 핀을 상승 또는 하강 에지 민감 인터럽트로 구성 가능 • EBI (외부 버스 인터페이스) (208 핀 및 144 핀 패키지에서만 사용 가능) — 16K, 1M, 2M 및 최대 4MByte 주소 공간을 선택할 수 있는 최대 4개의 칩 선택 출력 — 각 칩 선택 출력은 다음 중 하나에서 트랜잭션을 완료하도록 구성할 수 있습니다. 두 대기 상태 생성기 중 하나의 시간 초과 또는 EWAIT 신호의 해제 • MMC(모듈 매핑 제어) • DBG(디버그 모듈) — 태그 유형 또는 강제 유형 중단점 요청을 통한 CPU 및/또는 XGATE 버스 모니터링 — 64 x 64비트 순환 추적 버퍼가 흐름 변경 또는 메모리 액세스 정보를 캡처합니다. • BDM(백그라운드 디버그 모드) • MPU(메모리 보호 장치) — 활성 프로그램 작업당 정의 가능한 8개의 주소 영역 — 최소 8바이트의 주소 범위 세분성 — 쓰기 없음 / 아니요 실행 보호 속성 — 액세스 위반 시 마스킹할 수 없는 인터럽트 • XGATE — 프로그래밍 가능한 고성능 I/O 코프로세서 모듈 — CPU 개입 또는 CPU 대기 상태 없이 모든 주변 장치 및 RAM에서 데이터를 전송 — 데이터에 대해 논리, 이동, 산술 및 비트 연산 수행 — HCS12X CPU 신호 전송 완료를 중단할 수 있습니다. — 가능한 모든 하드웨어 모듈에서 트리거 - 우선 순위가 높은 작업을 서비스하기 위한 두 가지 인터럽트 수준 — 하드웨어 스택 포인터 초기화 지원 • OSC_LCP(발진기) — 저전력 루프 제어 4MHz - 16MHz 크리스털을 사용하는 피어스 발진기 — 우수한 잡음 내성 — 2MHz - 40MHz 크리스털을 사용하는 풀 스윙 피어스 옵션 — 일반적인 크리스털의 최적 시동 마진을 위한 크기의 트랜스컨덕턴스 • IPLL(내부 필터링, 주파수 변조 위상 고정 루프 클록 생성)
— 외부 구성 요소 필요 없음 — EMC 방사 감소를 위해 스펙트럼을 확산하는 구성 가능한 옵션(주파수 변조) • CRG(클럭 및 리셋 생성) — COP 워치독 — 실시간 인터럽트 — 클럭 모니터 — 자체 클럭 모드에서 STOP에서 빠른 웨이크업 • 메모리 옵션 — 128K, 256K, 384K, 512K, 768K 및 1M 바이트 플래시 — 2K, 4K 바이트 에뮬레이트 EEPROM — 12K, 16K, 24K, 32K, 48K 및 64K 바이트 RAM • 플래시 일반 기능 — 64개의 데이터 비트와 8개의 증후군 ECC(오류 수정 코드) 비트로 단일 비트 오류 수정 및 이중 오류 감지 가능 — 지우기 섹터 크기 1024바이트 — 자동화된 프로그램 및 지우기 알고리즘 • D-Flash 기능 — 최대 32KB의 D-Flash 메모리와 사용자 액세스를 위한 256바이트 섹터. — EEE 작업을 통해 D-Flash 메모리에 대한 액세스를 제어하는 전용 명령입니다. — 단일 비트 오류 수정 및 읽기 작업 중 단어 내의 이중 비트 오류 감지. — ECC 패리티 비트의 검증 및 생성을 통한 자동화된 프로그램 및 지우기 알고리즘. — 빠른 섹터 지우기 및 워드 프로그램 작동. — 버스트 시퀀스에서 최대 4개의 단어를 프로그래밍할 수 있는 기능 • 에뮬레이트된 EEPROM 기능 — 내부 메모리 컨트롤러를 사용하여 자동 EEE 파일 처리. — 리셋 시 D-Flash 메모리에서 버퍼 RAM으로 유효한 EEE 데이터를 자동으로 전송합니다. — D-플래시 메모리에 프로그래밍하기 위해 남아 있는 미해결 EEE 관련 버퍼 RAM 단어의 수를 모니터링하는 기능. — EEE 작업을 비활성화하고 D-Flash 메모리에 대한 우선 액세스를 허용하는 기능. — 보류 중인 모든 EEE 작업을 취소하고 D-Flash 메모리에 대한 우선 액세스를 허용하는 기능. • 2개의 16채널, 12비트 아날로그-디지털 컨버터 — 8/10/12비트 분해능 — 3μs, 10비트 단일 변환 시간 — 왼쪽/오른쪽, 부호 있는/부호 없는 결과 데이터 — 외부 및 내부 변환 트리거 기능 — 정지 모드에서 변환을 위한 내부 발진기 — 아날로그 비교 > 저전력 모드에서 웨이크 해제 또는 <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— 2 x 32비트, 4 x 16비트 또는 8 x 8비트로 프로그래밍 가능한 유연한 식별자 필터 — Rx, Tx, 오류 및 웨이크업을 위한 4개의 개별 인터럽트 채널 — 저역 통과 필터 웨이크업 기능 — 자체 테스트 작동을 위한 루프백 • ECT(향상된 캡처 타이머) — 입력 캡처 또는 출력 비교를 위한 8 x 16비트 채널 — 8비트 정밀 프리스케일러가 있는 16비트 프리러닝 카운터 — 8비트 정밀 프리스케일러가 있는 16비트 모듈러스 다운 카운터 — 4개의 8비트 또는 2개의 8비트 16비트 펄스 누산기 • TIM(표준 타이머 모듈) — 입력 캡처 또는 출력 비교를 위한 8 x 16비트 채널 — 8비트 정밀 프리스케일러가 있는 16비트 프리러닝 카운터 — 1 x 16비트 펄스 누산기 • PIT(주기적 인터럽트 타이머) — 독립적인 타임아웃 기간이 있는 최대 8개의 타이머 — 1에서 224 버스 클럭 주기 사이에서 선택 가능한 타임아웃 기간 — 타임아웃 인터럽트 및 주변 장치 트리거 • 8개의 PWM(펄스 폭 변조기) 채널 — 8채널 x 8비트 또는 4채널 x 16비트 펄스 폭 변조기 — 채널당 프로그래밍 가능한 주기 및 듀티 사이클 — 중앙 또는 왼쪽 정렬 출력 — 광범위한 주파수에서 프로그래밍 가능한 클럭 선택 로직 — 빠른 비상 차단 입력 • 3개의 SPI(Serial Peripheral Interface Module) — 8비트 또는 16비트 데이터 크기로 구성 가능 • 8개의 SCI(Serial Communication Interface) — 표준 마크/공간 NRZ(Non-Return-to-Zero) 형식 — 펄스 폭을 프로그래밍할 수 있는 선택 가능한 IrDA 1.4 RZI(return-to-zero-inverted) 형식 • 2개 인터 IC 버스(IIC) 모듈 — 멀티 마스터 작동 — 256개의 서로 다른 직렬 클럭 주파수 중 하나에 대해 프로그래밍 가능한 소프트웨어 — 브로드캐스트 모드 지원 — 10비트 주소 지원 • 온칩 전압 레귤레이터 — 밴드갭 레퍼런스가 있는 2개의 병렬 선형 전압 레귤레이터 — 저전압 인터럽트(LVI)가 있는 저전압 감지(LVD) — POR(Power-on Reset) 회로 — 3.3V 및 5V 범위 작동 — 저전압 리셋(LVR)
• 저전력 웨이크업 타이머(API) — Full Stop 모드를 포함한 모든 모드에서 사용 가능 — +-5% 정확도로 트리밍 가능 — 타임아웃 기간은 0.2ms 분해능으로 0.2ms에서 ~13초까지 다양합니다. • 입력/출력 — 최대 152개의 범용 입력/출력(I/O) 핀과 2개의 입력 전용 핀 — 모든 입력 핀에서 히스테리시스 및 구성 가능한 풀업/풀다운 장치 — 모든 출력 핀에서 구성 가능한 구동 강도 • 패키지 옵션 — 208핀 MAPBGA — 144핀 로우 프로파일 쿼드 플랫 팩(LQFP) — 112핀 로우 프로파일 쿼드 플랫 팩(LQFP) — 80핀 쿼드 플랫 팩(QFP) • 최대 CPU 버스 주파수 50MHz, 최대 XGATE 버스 주파수 100MHz
연락처 정보가 정확한지 확인하십시오. 당신의 메시지는 다음과 같습니다. 수취인에게 직접 전송되며 공개적으로 표시되어야 합니다. 우리는 귀하의 제품을 배포하거나 판매하지 않습니다. 개인 제3자에 대한 정보 없이 귀하의 명시적 허가.